بهینه ساز ی ساختار گ یت XOR در طراح ی جمع کننده کامل با تکن یک GDI

چکیده مقاله

در این مقاله طراحی و پیاده سازی جدیدی از یک گیت XOR با تکنیک GDI ارایه شده است .در این روش برای پیاده سازی توابع XOR و XNOR ساختار مداری جدیدی پیشنهاد شده که مشکلات از دست دادن ولتاژ آستانه و اتلاف توان استاتیک در خروجی را از بین می برد و مدار دارای سویینگ کامل در خروجی می باشد و در ادامه با قرار دادن ترانزیستور SLEEP در ساختار سلول تمام جمع کننده توان کل مدار کاهش می یابد و با بهینه سازی اندازه W/L ترانزیستور ها سرعت مدار افزایش و توان و تاخیر حداقل می شود و با توجه به نتایج شبیه سازی و مقایسه با طراحی های دیگر، مدار پیشنهادی دارای کمترین ترانزیستور ، کاهش پیچیدگی و ضریب توان تاخیر انتشار PDP1 فوق العاده کمی برابر با 2/8e-15J است و ولتاژ منبع در مقادیر مختلف از نظر توان مقایسه شده است.

نحوه استناد به مقاله

در صورتی که می خواهید به این مقاله در اثر پژوهشی خود ارجاع دهید، می توانید از متن زیر در بخش منابع و مراجع بهره بگیرید :

1.محمد جعفر کارگر؛2.دکترس ید عل ی امام قر یشی؛ ۱۳۹۴، بهینه ساز ی ساختار گ یت XOR در طراح ی جمع کننده کامل با تکن یک GDI، دومین کنفرانس بین المللی پژوهش در علوم .مهندسی و تکنولوژی، https://scholar.conference.ac:443/index.php/download/file/1875-Optimization-XOR-gate-structure-in-the-full-adder-design

در داخل متن نیز هر جا به عبارت و یا دستاوردی از این مقاله اشاره شود پس از ذکر مطلب، در داخل پرانتز، مشخصات زیر نوشته شود.

(1.محمد جعفر کارگر؛2.دکترس ید عل ی امام قر یشی؛ ۱۳۹۴)

دریافت لینک دانلود مقاله

پژوهشگر عزیز، برای دانلود مقاله تنها کافی است فرم زیر را تکمیل نموده و بر روی دکمه دریافت لینک دانلود مقاله کلیک نمایید. در صورت عدم دریافت لینک دانلود مقاله در ایمیل خود (و پوشه spam) پس از 10 دقیقه، درخواست خود را مجدد ارسال نمایید.

نام و نام خانوادگی
شماره موبایل
ایمیل